集成电路版图 | 食品業者
集成电路版图(英語:integratedcircuitlayout),是真实集成电路物理情况的平面几何形状描述。集成电路版图是集成电路设计中最底层步骤物理设计的成果,物理设计 ...
维基百科,自由的百科全书
一个简单的CMOS运算放大器的模拟集成电路版图(输入端位于左边,补偿电容位于右边)。图中蓝色部分为金属层,而绿色和棕色部分为N型和P型掺杂的半导体,红色部分为多晶硅,交叉阴影区为电路的连线集成电路版图(英語:integrated circuit layout),是真实集成电路物理情况的平面几何形状描述。集成电路版图是集成电路设计中最底层步骤物理设计的成果,物理设计通过布局、布线技术将逻辑综合的成果——门级的网表转换成物理版图文件,这个文件包含了各个硬件单元在芯片上的形状、面积和位置信息。[1]:3版图设计的结果必须遵守制造工艺、时序、面积、功耗等的约束。[2]:2版图设计是借助电子设计自动化工具来完成的。集成电路版图完成后,整个集成电路设计流程基本结束。随后,半导体加工厂会接收版图文件,利用具体的半导体器件制造技术,来制造实际的硬件电路。
如果以标准的工业流程进行集成电路制造,即化学、热学以及一些与光刻有关的变量可以得到精确控制,那么最终制造出的集成电路的行为在很大程度上取决于不同“几何形状”之间的相互连接以及位置决定。集成电路布局工程师的工作是将组成集成电路芯片的所有组件安置和连接起来,并符合预先的技术要求。通常这些技术要求包括性能、尺寸和制造可行性。在版图图形中,不同颜色图形形状可以分别代表金属、二氧化硅或组成集成电路组件的其他半导体层。同时,版图可以提供导体、隔离层、接触、通孔、掺杂注入层等方面的信息。[2]:22
生成的版图必须经过一系列被称为物理验证的检查流程。设计人员必须使版图满足制造工艺、设计流程和电路性能三方面带来的约束条件。其中,制造工艺往往要求电路符合最小线宽等工艺限制,而功率耗费、占用面积也是考虑的因素。验证流程中最常见的是分为:[3][4]
设计规则检查(design rule checking, DRC)[5]:...集成电路设计 | 食品業者
積體電路設計 | 食品業者
集成電路設計 | 食品業者
集成电路版图 | 食品業者
超大规模集成电路 | 食品業者
集成電路設計 | 食品業者
模擬CMOS集成電路設計 | 食品業者
金門縣【集成】統一編號是多少?
公司名稱:集成所在城市:金門縣公司統編:詳細地址:金城鎮中興路8號食品業者登錄字號:W-200106088-00001-5登錄項目:餐飲場所